实验箱采用模块结构设计,实验箱接插件可靠,连线及测试锚孔采用内径为Φ2自锁紧式插孔,使用直观、可靠、维修方便、简捷。学生可按照各实验项目自已动手搭建电路,培养学生的思维能力及动手能力。
技术指标:
1.实验箱由以下实验模块单元组成:ADDA实验模块、逻辑电平实验模块、时钟信号产生模块、数码管显示模块、DIP插座开发模块、开发设计模块组成。
2.时钟信号产生模块:提供1Hz、10Hz、500Hz、1kHz、2kHz、5kHz、10kHz、20kHz、100kHz、500kHz;逻辑笔可用于测试高电平、低电平及高阻态;两路可调直流电压输出:0~5V;蜂鸣器等。
3.逻辑电平实验模块:提供16路逻辑电平开关、4个单脉冲输出开关输出端自带显示电路,直观显示开关量的输出状态,同时输出端带保护功能。
4.数码管显示模块:提供6位LED数码显示器,自带BCD码译码电路;4位独立数码管,可装共阳或共阴数码管,都设计有限流电阻以保护数码管。
5.ADDA实验模块:提供基于FPGA实现的模数转换(ADC0809)、数模转换(DAC0832)功能,可完成AD、DA相关实验内容、提供555定时器单元及实验所需的电阻、电容、运放等实验器件。
6.DIP插座开发模块:含IC14、IC16插座各两个,双列圆孔插座,稳定耐用,方便芯片插拔。
7.配置FPGA开发模块,要求FPGA芯片不低于 AITERA EP4CE6E22C8N 要求FPGA IO口独立引出,方便学生设计开发,提供转换接口,方便与实验箱连接。要求FPGA开发模块能够与DIP插座模块联动,可以完成芯片映射功能,即DIP插座可以插74系列芯片做实验,也可通过人机交互接口(USB口)在DIP插座上映射74系列芯片(不插芯片)做实验。
8.开发设计模块:提供自主设计开发区域,区域19 CM *18CM,配套出口品质面包板,磷青铜弹片;提供18个实验转换接插端子,方便学生与实验箱连接实验。
9.内置+5V、+12V、-12V电源,电源具有短路保护及自动恢复功能。
10.实验项目:
基本实验: 实验箱的使用、门电路逻辑功能及测试 、三态门和OC门的研究、组合逻辑电路(半加器、全加器) 、编码器与译码器、数据选择器、触发器及其功能转换、移位寄存器、组合电路中的竞争与冒险等。
应用设计实验 :逻辑门的应用、计数译码与显示、 MSI计数器的应用、双向移位寄存器应用、累加器的设计、格雷码与自然二进制码转换器、十翻二运算电路设计等。
配套FPGA开发实验:随机存储器及其应用、动态扫描显示电路设计、电机驱动、PID算法、逻辑电路、时序电路设计、红绿灯、流水灯、流量计数、信号检测与处理、对数乘法器的设计实验、基于FPGA的楼道声控延时灯设计、电子钟设计性项目。
EDA实验内容:基于Quartus II基本库元件的原理图设计、基于Quartus II宏功能模块的原理图设计、基于原理图的计数器设计;用VHDL设计实现模8计数器、用VHDL设计实现常用组合逻辑电路、用VHDL设计常用时序电路。